Proyectos


SIMULACIÓN Y DISEÑO DE REDES DE INTERCONEXIÓN NANOFOTÓNICAS SOBRE SILICIO PARA CHIPS MULTIPROCESADORES CMPS

 

INVESTIGADOR(ES) PRINCIPAL(ES):

NOMBRE
DEDICACIÓN

Tatiana López Guevara

0 horas

 

CODIGO CIE

JI6-12-15

NOMBRE DEL GRUPO DE INVESTIGACIÓN
PROPONENTE

GRUPO DE INVESTIGACIÓN SIRIUS

SI
NOMBRE
PARTICIPACION
DEDICACIÓN

Jose Alfredo Jaramillo Villegas

Tutor

0 Horas

 

TIPO DE CONVOCATORIA

2011. Jóvenes Investigadores E Innovadores

TIPO DE PROYECTO

Investigación Básica

OBJETIVO(S)

Comprende la adquisición y profundización de la información, tanto del estado del arte, como de las leyes físicas que rigen el comportamiento de cada uno de los dispositivos nanofotónicos.

RESUMEN

Las tendencias actuales de los procesadores muestran que en un periodo corto de tiempo, alcanzaremos los cientos de núcleos en un solo chip. A medida que la cantidad de estos núcleos aumenta, los requerimientos de ancho de banda de las redes de interconexión que permiten la comunicación interna entre estos y hacia la memoria, se incrementa. A medida que se incrementa el ancho de banda en sistemas de interconexión electrónicos, la latencia y la disipación de poder, se ven impactadas considerablemente, por lo que dicha solución se vuelve no viable. La fusión del campo de la fotónica con la nanotecnología denominado nanofotónica, ha permitido el desarrollo de dispositivos basados en silicio de altas prestaciones y bajo consumo, ya que pueden ser producidos usando las técnicas ya existentes de manufacturación de semiconductores, y gracias a que el silicio actualmente es utilizado como el componente base en la mayoría de circuitos, es posible crear dispositivos híbridos en los cuales se integran componentes tanto electrónicos como ópticos en un solo microchip. Tomando en cuenta estos últimos avances, las redes de interconexión ópticas en un chip o NoCs nano ópticas sobre silicio, ya ha sido conceptualizada, permitiendo superar las actuales limitaciones de su equivalente electrónico en los chips de multiprocesamiento o CMP. En este proyecto se empleó una metodología estructural encaminada a resolver la siguiente hipótesis: ¿Es la red de interconexión nanofotónica híbrida para la topologías C-Mesh más eficiente en términos de consumo de potencia y latencia que su equivalente electrónico?.

ESTADO

Concluido

FECHA DE INICIO

01/02/2012

FECHA DE FINALIZACION

01/02/2013

PRODUCTOS

NOMBRE
CATEGORÍA
ENLACE

Simulación y Evaluación de Redes de Interconexión Nanofotónicas sobre Silicio para Chips Multiprocesadores

Artículo publicado en Revista de divulgación