Proyectos


IMPLEMENTACION DEL ALGORITMO DE LA TRANSFORMADA RAPIDA DE FOURIER EN n DIMENSIONES SOBRE LA LIBRERIA COMPUTING SCIENTIFIC LIBRARY PARA COMPUTACION RECONFIGURABLE EN FPGAs DE ARQUITECTURAS DE SUPERCOMPUTACION SILICON GRAPHICS INC.

 

INVESTIGADOR(ES) PRINCIPAL(ES):

NOMBRE
DEDICACIÓN

Jose Alfredo Jaramillo Villegas

0 horas

 

CODIGO CIE

6-06-4

NOMBRE DEL GRUPO DE INVESTIGACIÓN
PROPONENTE

GRUPO DE INVESTIGACIÓN SIRIUS

SI
NOMBRE
PARTICIPACION
DEDICACIÓN

Diana González Soto

Estudiante

0 Horas

Ramiro Andrés Barrios Valencia

Coinvestigador

0 Horas

 

TIPO DE CONVOCATORIA

2005. Sin Financiacion

TIPO DE PROYECTO

Investigación Básica

OBJETIVO(S)

Confirmar

RESUMEN

El presente proyecto fue presentado ante la Vicerrectoría de Investigación, Innovación y Extensión como uno de los primeros productos y desarrollos en Computación Reconfigurable para el aprovechamiento de dicho recurso adquirido a través de un convenio con Silicon Graphics. A través de éste se han adquirido las habilidades requerida para el desarrollo de sistemas de Computación Reconfigurable, aprovechándolo como plataforma para la ejecución de otros proyectos libres en el laboratorio. Se escogió el desarrollo de la Transformada Rápida de Fourier (FFT) por ser un algoritmo ampliamente utilizado en el Procesamiento Digital de Señales e Imágenes que demanda alta capacidad de procesamiento y almacenamiento con el fin de generar un elemento de co-procesamiento que libere al procesador de dicha carga, logrando aceleraciones en imágenes standar

ESTADO

Concluido

FECHA DE INICIO

01/03/2006

FECHA DE FINALIZACION

01/03/2007

PRODUCTOS

NOMBRE
CATEGORÍA
ENLACE

Algoritmos de cifrado para redes de altas velocidades usando computación de alto desempeño

Ponencia en evento especializado

TDES Implementation in a Reconfigurable Computing Enviroment

Ponencia en evento especializado